RISC-V芯片很少被提及,但这可能会随着谷歌与高通的最新合作而改变。现在,两家领先公司正在联手开发“RISC-VSnapdragonWear平台,为下一代WearOS解决方案提供动力”。
RISC-V(发音为“risk-Five”)是一种开放标准指令集架构,与大多数其他ISA设计不同,RISC-V在免版税的开源许可下提供。基本上,它是ARM和x86的开源替代品(来自9to5Google)。
谷歌与高通的合作已在高通官方网站上宣布,他们强调这就是竞争和创新蓬勃发展的方式:
作为一种开源指令集架构(ISA),RISC-V允许任何公司开发完全定制的内核,从而鼓励创新。这使得更多的公司能够进入市场,从而增加创新和竞争。RISC-V的开放性、灵活性和可扩展性使整个价值链受益——从芯片供应商到OEM、终端设备和消费者。
他们正在积极开发基于RISC-V的可穿戴解决方案,但商业产品的发布日期尚未公布,具体时间将在稍后公布。
“这个扩展的框架将有助于为生态系统内的更多产品利用低功耗和高性能的定制CPU铺平道路。在此之前,两家公司将继续投资SnapdragonWear平台,作为WearOS生态系统领先的智能手表芯片提供商”,高通领导者指出。
苹果几乎尝试了RISC-V
早在2021年秋天,就有迹象表明苹果正在朝着RISC-V方向前进。这家库比蒂诺公司为“详细了解RISC-V”的人员发布了一个空缺职位,但此后就没有过多谈论开源架构。他们继续依赖ARM的架构,并继续支付专利费。
ARM表示,“RISC为电池供电设备提供了高性能每瓦特,其中能源效率是关键......对于芯片设计者来说,RISC处理器简化了设计和部署过程,并且由于所需的组件更小,每芯片成本更低。由于指令集减少,译码逻辑简单,因此使用的芯片空间更少,需要的晶体管更少,并且中央处理单元可以容纳更多的通用寄存器”。